# Bitacora de reuniones del proyecto de microprocesadores y microcontroladores

# Índice

| 1. | Reunión I (27-28 de septiembre, 2021) | . 2 |
|----|---------------------------------------|-----|
| 2. | Reunión II (29 de septiembre, 2021)   | . 3 |
| 3. | Reunión III (06 de octubre, 2021)     | . 4 |
| 4. | Reunión IV (21 de octubre, 2021)      | . 6 |
| 5. | Reunión V (22 de octubre, 2021)       | . 6 |
| 6. | Reunión V (25 de octubre, 2021)       | . 7 |
| 7. | Reunión VI (01 de noviembre, 2021)    | . 8 |
| 8. | Reunión VII (16 de noviembre, 2021)   | . 9 |
| 9. | Reunión VIII (18 de noviembre, 2021)  | . 9 |

# 1. Reunión I (27-28 de septiembre, 2021)

El objetivo de la reunión fue identificar las instrucciones del set RISCV32I que se deben soportar en la arquitectura del proyecto (compilando los códigos C para RISCV). Además, se plantearon ideas sobre el diseño de circuitos para soportar las instrucciones tipo R, J e I. También se realizaron tablas resumen para tener en claro la arquitectura de RISCV32I y facilitar la revisión de futuras pruebas.

Todos los integrantes del grupo estuvieron presentes, en detalle fueron: Gabriel Fuentes, Joshua Corvera, Carlos Elizondo, César Argüello y José Pablo Vásquez.



Durante la sesión se plantearon bocetos en base a recortes sobre los diagramas, de manera que se tuviese una base para poder trabajar en la solución propuesta para la microarquitectura, además se realizó una tabla con las instrucciones principales y sus decodificaciones y partes, de esta manera se facilita el análisis. Las instrucciones fueron desarrolladas por todos lo integrantes en la sesión.



#### 2. Reunión II (29 de septiembre, 2021)

imm[10:1]

imm[20]

imm[31:12]

imm[11]

El objetivo de la sesión fue completar la tabla de verdad con las entradas y salidas correspondientes, además de empezar a desarrollar el circuito analizando las instrucciones necesarias y sus requisitos.

0110111

0010111

Todos los integrantes del grupo estuvieron presentes, en detalle fueron: Gabriel Fuentes, Joshua Corvera, Carlos Elizondo, César Argüello y José Pablo Vásquez.



Al completar la tabla quedó de la siguiente forma, esa tabla se uso para la unidad de control, la cual contiene todas las instrucciones y sus señales correspondientes.



# 3. Reunión III (06 de octubre, 2021)

El objetivo de la reunión fue completar el diagrama del circuito y terminar de desarrollarlo, además de asignar las partes a preparar por cada uno.

Todos los integrantes del grupo estuvieron presentes, en detalle fueron: Gabriel Fuentes, Joshua Corvera, Carlos Elizondo, César Argüello y José Pablo Vásquez.



Durante la sesión se logró obtener un primer diagrama para repartir las secciones a programar en verilog, se aprecia la distribución asignada de los bloques, esto se ira trabajando durante los siguientes días para obtener todos los módulos y luego unirlos.



### 4. Reunión IV (21 de octubre, 2021)

El objetivo de la reunión fue presentar los avances de cada uno en la implementación en Verilog, se discutieron algunas cuestiones de diseño y se inició el testeo de los módulos.

Todos los integrantes del grupo estuvieron presentes, en detalle fueron: Gabriel Fuentes, Joshua Corvera, Carlos Elizondo, César Argüello y José Pablo Vásquez.

Durante la sesión observamos los avances logrados, ya se han conseguido la mayoría de los módulos asignados en la sesión pasada, además de los ya creados se han verificado y ejecutados en el simulador.

## 5. Reunión V (22 de octubre, 2021)

En esta reunión se continuó con el testeo de los módulos y se procedió a interconectar los módulos para observar el funcionamiento de todo el sistema o al menos de su mayoría y observar que secciones faltan.

Todos los integrantes del grupo estuvieron presentes, en detalle fueron: Gabriel Fuentes, Joshua Corvera, Carlos Elizondo, César Argüello y José Pablo Vásquez.



Tras los testeos de todos los módulos unidos se probaron partes del código y se verifico que se ejecutaran correctamente, pese a presencia de unos fallos al unir los módulos, no surgió ningún problema mayor, falta por crear el dump y hacer unas correcciones.

### 6. Reunión V (25 de octubre, 2021)

En esta reunión se implementó la unidad de control a cargó del estudiante José Pablo la cual estaba inconclusa en las sesiones pasadas, además de implementar la GPIO por César, y testear aún más la microarquitectura generada con distintas secciones del código.

Todos los integrantes del grupo estuvieron presentes, en detalle fueron: Gabriel Fuentes, Joshua Corvera, Carlos Elizondo, César Argüello y José Pablo Vásquez



Durante esta reunión se continuaron corrigiendo los problemas que surgían además de implementar la GPIO y la unidad de control, con esto se pudo verificar un

conjunto mayor de líneas de código del cada ejercicio, aún no se ha probado un ejercicio completo.

#### 7. Reunión VI (01 de noviembre, 2021)

En esta reunión el objetivo era ir generando el test bench de la microarquitectura para preparar todo para ejecutar correctamente los 5 códigos. Además, se realizaron unas modificaciones en el funcionamiento del desplazamiento a la derecha de la ALU.

Todos los integrantes del grupo estuvieron presentes, en detalle fueron: Gabriel Fuentes, Joshua Corvera, Carlos Elizondo, César Argüello y José Pablo Vásquez



Durante la sesión se encontraron problemas al ejecutar instrucciones de store, esto surgió porque no se tienen direcciones de memoria negativas, queda pendiente consultarle al profesor al respecto. El resto de las instrucciones funcionan correctamente. Finalmente se implementó el dump el cual dio problemas que se deben corregir, ya que no imprime ningún valor en el txt.

# 8. Reunión VII (16 de noviembre, 2021)

Se finalizó de montar el testbench y se hicieron las modificaciones pertinentes para evitar los problemas de memoria y con el dump.

Todos los integrantes del grupo estuvieron presentes, en detalle fueron: Gabriel Fuentes, Joshua Corvera, Carlos Elizondo, César Argüello y José Pablo Vásquez



Tras consultar con el profe se decidió colocar una instrucción extra al inicio para cambiar el valor de sp y tener direcciones positivas, por otro lado, se corrigió el falló en el dump, y se testearon todos los códigos proporcionados. Además, días atrás se acordó empezar con la elaboración del informe, donde ya se lleva avanzado.

# 9. Reunión VIII (18 de noviembre, 2021)

Se verificó que todo estuviese completo y documentado, además de finalizar la redacción del informe con todo el desarrollo de como se llevo a cabo el diagrama de solución.

Todos los integrantes del grupo estuvieron presentes, en detalle fueron: Gabriel Fuentes, Joshua Corvera, Carlos Elizondo, César Argüello y José Pablo Vásquez

